Зарегистрироваться
Восстановить пароль
FAQ по входу

Организация ЭВМ и архитектура ВС

В
Четыре различных варианта курсовой работы. Выбор микропроцессора. Организация памяти. Организация ввода/вывода. Разработка программного обеспечения. Работы на основе процессора Z80. ТулГУ, МиСУ, 4 курс(7 семестр). Морозов О. О.
  • №1
  • 640,71 КБ
  • дата добавления неизвестна
  • описание отредактировано
К
История создания ЭВМ. Описание и особенности поколений ЭВМ. Нулевое поколение (1492-1945). Первое поколение (1937-1953). Второе поколение (1954-1962). Третье поколение (1963-1972). Четвертое поколение (1972-1984). Пятое поколение (1984-1990). Шестое поколение (1990-). Перспективы.
  • №2
  • 116,52 КБ
  • дата добавления неизвестна
  • описание отредактировано
М
Целью работы является ознакомление и освоение с основными методами вычислительных систем. Данная работа входит в общий цикл работ по практическому освоению методов анализа производительности вычислительных систем и синтеза оптимальных структур систем управления вычислительными процессами.
  • №3
  • 99,73 КБ
  • добавлен
  • описание отредактировано
История, описание и основные свойства. История создания. Общие сведения. Области применения. Характеристики. Состав микроконтроллера AVR. Память программ. Память данных. Периферийные устройства микроконтроллера AVR. Порты. Прерывания. Таймеры/счетчики. Сторожевой таймер. Аналоговый компаратор. Аналого-цифровой преобразователь. Универсальный последовательный...
  • №4
  • 133,47 КБ
  • дата добавления неизвестна
  • описание отредактировано
Курсовая работа по дисциплине: «Микроконтроллеры в системах управления» на тему: «Устройство контроля скорости движения транспортера» Описание предметной области. Описание логики устройства контроля скорости движения транспортной ленты. Описание программы и отдельных элементов схемы.
  • №5
  • 127,03 КБ
  • добавлен
  • описание отредактировано
История создания Описание К10 Описание К 10.5 Особенности архитектуры К10 Особенности архитектуры К10.5 Сравнение К10 и К10.5 Преимущества К10 Преимущества К10.5 Перспектива развития К10 и К10.5
  • №6
  • 29,05 КБ
  • дата добавления неизвестна
  • описание отредактировано
Без выходных данных. Техническое задание Структурная схема микропроцессорной системы управления Блок чтения информации с датчиков Блок вывода управляющих сигналов Блок последовательного канала связи Пульт управления Общий алгоритм управления Алгоритм работы блока чтения информации с цифровых датчиков Алгоритм работы блока чтения информации с аналоговых датчиков Алгоритм работы...
  • №7
  • 1,06 МБ
  • дата добавления неизвестна
  • описание отредактировано
БГУИР, Минск. Архитектура вычислительных систем. Сервер Hewlett-Packard HP 9000 V-class на базе процессора PA-8200. MIMD-системы. Гибридная архитектура NUMA. Коммутатор Hyperplane. Архитектура PA-RISC и процессор PA-8200. Операционная система HP-UX.
  • №8
  • 134,58 КБ
  • дата добавления неизвестна
  • описание отредактировано
Филиал Санкт-Петербургского государственного морского технического университета в городе Северодвинске – СЕВМАШВТУЗ Факультет кораблестроения и океанотехники Преподаватель Чецкий В.И. Курсовая состоит из решенных лабораторных работ одного варианта по А. П. Жмакину "Архитектура ЭВМ". Архитектура ЭВМ и система команд. Программирование разветвляющегося процесса....
  • №9
  • 140,57 КБ
  • добавлен
  • описание отредактировано
П
СОДЕРЖАНИЕ: Введение, Маркировка процессоров фирмы Intel, Новая маркировка процессоров фирмы Intel, Маркировка процессоров Core DUO для мобильных ПК, Характеристики современных ЦП, Главные характеристики современных ЦП, Серии, названия и характеристики моделей ЦП, Комплект процессоров и системы охлаждения для них, Тестирование ЦП, CPU-Z 1.58 - идентификация процессоров и...
  • №10
  • 702,88 КБ
  • добавлен
  • описание отредактировано
СПб: Санкт-Петербургский государственный электротехнический университет «ЛЭТИ» имени В.И. Ульянова, 2007, -36с. Целью курсового проекта является приобретение навыков по составлению структурных и алгоритмических описаний ЭВМ. Цель достигается созданием классической принстонской модели ЭВМ с заданными характеристиками, которая далее совершенствуется с помощью реализации метода...
  • №11
  • 109,33 КБ
  • добавлен
  • описание отредактировано
В контрольной решены два задания: Задание: Разработать модуль памяти ОЗУ 6Кх16 на БИС ЗУ. В качестве элементной базы для ОЗУ дана микросхема КМ537РУ8А. Данная микросхема имеет следующие технические характеристики: информационная емкость – 16384 бит; организация – 2048х8 разрядов (2Кх8); напряжение питания – 5В±5%; время выбора – не более 220 нс. Условно-графическое изображение...
  • №12
  • 1,89 МБ
  • дата добавления неизвестна
  • описание отредактировано
ЮУрГУ, 2008 г. 31 стр + прил. Дисциплина - Архитектура ЭВМ Команды DAD (Сложение содержимого пар регистров), DAA (Десятичная коррекция результата сложения), IN (Ввести данные с порта), OUT (Вывести содержимое аккумулятора в порт) МП i8085. Системно – Структурное проектирование процессора. общая структура процессора. Описание команд. Алгоритмизация команд. Переход с...
  • №13
  • 2,58 МБ
  • дата добавления неизвестна
  • описание отредактировано
Р
В архиве содержится курсовая работа в формате DOCX, а так же программа выполняющая минимизацию с исходным кодом (C++ Builder 2010) Минимизация функций алгебры логики Метод непосредственных преобразований логических функций Метод Квайна. Метод диаграмм Вейча. Метод Куайна – Мак-Класки. Разработка алгоритма программы. Постановка задачи. Выбор метода. Выбор языка программирования....
  • №14
  • 1010,83 КБ
  • дата добавления неизвестна
  • описание отредактировано
Пензенская ГТА, специальность 230101 Синтез электрической структурной схемы МПС, описание основных элементов системы Синтез и описание электрических функциональной и принципиальной схем Блок-схемы заданных алгоритмов, их описание и программы реализации на ассемблере Карта распределения адресного пространства памяти Оценка емкости ПЗУ и ОЗУ Оценка потребления тока Листинг...
  • №15
  • 842,16 КБ
  • дата добавления неизвестна
  • описание отредактировано
304 кафедра МАИ, Роговцев А.А,, 2015, 15 с. Введение Принцип действия УУ. Функционирование блока УУ. Структурная схема УУ. Разработка принципиальной схемы. Граф переходов. Минимизация полученных функций. Расчетная часть. Расчет потребляемой мощности. Расчет быстродействия устройства. Расчет надежности. Заключение. Список литературы.
  • №16
  • 40,61 КБ
  • добавлен
  • описание отредактировано
СПбГТИ(ТУ) - 230100 Аналитическая часть Практическая разработка Блок-схема алгоритма Распределение памяти и листинг программа Результаты тестирования программы Описание средств вычислительной техники
  • №17
  • 45,80 КБ
  • дата добавления неизвестна
  • описание отредактировано
Вуз - Северо-западный государственный заочный технический университет Спб 230101( бывш 2201) Курсовик Арифметико-Логическое устройство (Алу) пРоцессор блок управления схемы
  • №18
  • 979,63 КБ
  • дата добавления неизвестна
  • описание отредактировано
МЭИ, кафедра ВТ, группа ВМ, 4 курс, 2002г, 24 стр. Данный документ представляет собой пояснительную записку по курсовой работе по курсу «Организация ЭВМ и систем» Пояснительная записка содержит 24 листа, 2 рисунка и 4 приложения. В данной работе описывается процесс разработки устройства сопряжения между 32-разрядной шиной PCI и 16- разрядной шиной ISA. В работе представлено...
  • №19
  • 72,59 КБ
  • дата добавления неизвестна
  • описание отредактировано
С
Теория цифровых автоматов. Основные понятия. Методы структурного синтеза. Языки описания Цифрового Автомата. Элементарный автомат. Триггерный элемент. Синтез логических схем с одним выходом. Синтез Цифрового Автомата с заданной последовательностью. Построение графа. Кодировка внутренних состояний. Составление таблиц(переходов, выходов, совмещенной, таблицы цифрового автомата)....
  • №20
  • 126,87 КБ
  • дата добавления неизвестна
  • описание отредактировано
Механизм прерываний. Классификация прерываний. Средства системы прерываний. Обработка прерываний в реальном режиме. Обработка прерываний в защищенном режиме.
  • №21
  • 71,08 КБ
  • дата добавления неизвестна
  • описание отредактировано
КСГУ им. Шакарима 3 курс г. Семей
  • №22
  • 55,37 КБ
  • дата добавления неизвестна
  • описание отредактировано
Т
РГР на тему: "Топологии вычислительных систем". Задания: Показать (нарисовать) топологии со следующими ФМД: перестановка, тасование для всех четырёх вариантов, «Баттерфляй» и реверсирование битов, сдвиг и циклический сдвиг, Сеть ILLIAC IV в виде хордального кольца; Свести характеристики сетей со статической топологией в общую таблицу; Показать логическое отображение кольца на...
  • №23
  • 3,95 МБ
  • дата добавления неизвестна
  • описание отредактировано
У
Дисциплина "Организация ЭВМ и архитектура ВС", автор неизвестен, 33 стр. Содержание: . Введение. Обзор одно кристальных ЭВМ. Описание схемы электрической структурной. Выбор элементарной базы. Описание схемы электрической принципиальной. Описание диаграмм временных. Расчетный раздел. Описание конструкции. Методика проверки. Вывод.
  • №24
  • 87,96 КБ
  • добавлен
  • описание отредактировано
Э
Курсовой проект основанный на ЭВМ СМ-1800, сделанный в эмуляторе этой ЭВМ. Файл в расширении .odt (OpenOffice). Тема о работе с мантиссой. Практическое задание: Составить программу, формирующую следующие 4 числа: 1. «Знак числа» в ячейке 600016 (однобайтное целое число «+» -00 и «-» -01), 2. «Знак порядка» в ячейке 600116 (однобайтное целое число «+» -00 и «-» -01), 3....
  • №25
  • 578,83 КБ
  • добавлен
  • описание отредактировано
В этом разделе нет файлов.

Комментарии

В этом разделе нет комментариев.